LOGIN TO YOUR ACCOUNT

Username
Password
Remember Me
Or use your Academic/Social account:

CREATE AN ACCOUNT

Or use your Academic/Social account:

Congratulations!

You have just completed your registration at OpenAire.

Before you can login to the site, you will need to activate your account. An e-mail will be sent to you with the proper instructions.

Important!

Please note that this site is currently undergoing Beta testing.
Any new content you create is not guaranteed to be present to the final version of the site upon release.

Thank you for your patience,
OpenAire Dev Team.

Close This Message

CREATE AN ACCOUNT

Name:
Username:
Password:
Verify Password:
E-mail:
Verify E-mail:
*All Fields Are Required.
Please Verify You Are Human:
fbtwitterlinkedinvimeoflicker grey 14rssslideshare1
Publisher: Національний авіаційний університет
Languages: Russian
Types: Unknown
Subjects: УДК 004.272.43, UDC 004.272.43
У статті описуються особливості внутрішніх шин однокристальних багатопроцесорних систем , які необхідно враховувати при аналітичній оцінці ефективності реалізації паралельних алгоритмів на таких системах . Як приклад розглядається двопроцесорний система з шиною амбал АНВ , наводиться модель цієї системи на мові моделювання PAMELA , яка враховує основні особливості архітектури системи . Запропоновано способи оцінки середньої затримки при передачі даних по шині  В статье описываются особенности внутренних шин однокристальных многопроцес­сорных систем, которые необходимо учитывать при аналитической оценке эффектив­ности реализации параллельных алгоритмов на таких системах. В качестве примера рассматривается двухпроцессорная система с шиной АМВА АНВ, приводится модель этой системы на языке моделирования PAMELA, которая учитывает основные особен­ности архитектуры системы. Предложены способы оценки средней задержки при пере­даче данных по шине The features of Multiprocessor System-on-Chip internal buses, w'hich should be taken into account during the analytical estimation of parallel algorithms implementation efficiency on such systems, were described in the article. As an example the MPSoC with AMBA AHB in­ternal bus, which contains 2 CPUs, was examined. The model of this system represented with the help of PAMELA modelling language was provided. The model takes into account main features of this system architecture. The methods of estimation of average data transmission delay on bus were proposed
  • No references.
  • No related research data.
  • No similar publications.